Studenți coordonați la proiecte de licență și dizertații
Pentru cine are timp și vrea...
2025
- M.Sc. PAL Attila: Emularea pe FPGA a unui accelerator AI/ML în scop de verificare.
- LASZLO Zsolt : Mediu de verificare pentru un sistem de transmisie/recepție prin I2C configurabil prin APB folosind UVM.
- Daniela SOLOMON: Metodologia de implementare a ASIC.
- Silviu CIMPOEȘU: Proiectarea și implementarea unui nucleu de procesor RISC-V.
- Mihai CIOCAN: De la codul RTL la siliciu.
- Cosmin HOZU: Mediu de verificare în UVM pentru un Interconnect AHB-Lite configurabil cu inițiatori și ținte.
- MARTON Szilard: Mediu de verificare UVM pentru un Interconnect AXI cu număr configurabil de porturi.
2024
- M.Sc. Cristina CĂLIN: Optimizarea procesului de montaj al defazorului prin integrarea realității augmentate.
- M.Sc. Marina-Rosaria BUCHETE: ITIL 4 dummies.
- Andrei VIȘOIU: Aplicație de rețele neurale pentru detecția semnelor de circulație - implementare pe Raspberry Pi.
- Andrei VÂJÂIAC: Sortarea inteligentă a deșeurilor.
- Elena RONCEA: Mediu de verificare pentru un sistem configurabil cu un număr variabil de UVC-uri de tip APB Slave.
2023
- M.Sc. Marius PASCU: Avantajele utilizării unui manager de memorie în testarea sistemelor multi-master multi-slave.
- Mihai GIURGI: Aplicație online pentru acordare de feedback.
- Robert TUDORACHE: Sistem inteligent de deschidere a ușii.
- PAL Attila: Portarea detectorului de obiecte YOLOv7 pentru hardware dedicat.
- Alexandru PUȘCAȘU: Folosirea inteligenței artificiale și a FPGA-urilor în magazinele self-checkout.
- Mădălina-Florentina DEDU: Aplicație de detecție a plămânilor infectați cu Covid-19.
- Laura ANTON: Serviciu etapizat de configurare a datelor nominale.
- Ioana AILENEI: Laboratoare: Limbaje de Descriere Hardware.
- Andreea HĂLDAN: Studiu de caz: portarea unei rețele neurale de clasificare pe un accelerator hardware.
- Raul MILCHIS: Componente de verificare a protocoalelor memoriilor cache prin metodologia UVM.
2022
- M.Sc. Betina-Adriana TUREAC: Sistem de monitorizare a platformelor cu senzori.
- M.Sc. Andreea-Mihaela CĂLIN: Analiza traficului dintr-o rețea.
- Cristian CERNALEVSCHI: Implementare hardware a unei rețele neuronale pentru detecția cifrelor.
- Cristina CĂLIN: Realizarea unui sistem de realitate augmentată pentru asistarea operatorilor la remedierea avariilor frecvente, detectate la standurile de probă.
- Cristiana VRABIE: Automatizarea procesului de verificare a registrilor unui IP hardware.
- Valentin NEDELCU: Aplicatie web pentru verificarea valabilității actelor auto.
2021
2020
- M.Sc. Mariana-Luciana BULARCA: Sistem de monitorizare auto, bazat pe inteligență artificială.
- M.Sc. Diana FĂTU: Siguranța funcționarii rețelelor neurale prin măsurarea certitudinii în rezultate: analiza comparativă.
- M.Sc. Alin Constantin TĂNASA: Rețele neurale cu sarcini multiple în automotive.
- Andreea-Mihaela CĂLIN: Aplicație mobilă pentru monitorizarea activității umane.
- Andreea-Cristina ȘUIU-CRISTEA: Implementarea și verificarea pe o platforma SoC a algoritmului AES.
- Betina-Adriana TUREAC: Ceas digital multifuncțional.
2019
- HEGEDUS Szilard: Unitate de procesare a imaginilor în spectru infraroșu.
- Bianca Cristina ANGHEL: Verificarea circuitelor integrate folosind limbajul SystemVerilog și metodologia UVM
- Cristian-Ioan PURCAROIU: Mediu de verificare pentru circuite integrate digitale utilizând metodologia UVM (Universal Verification Methodology).
2018
- M.Sc. Zsolt DAJKA: Modul hardware pentru colectarea informațiilor statistice de pe un bus AXI
- M.Sc. Norbert LAJTAI: Sistem de urmărire a feței în timp real (Implementare HLS - High Level Synthesis)
- M.Sc. Bogdan SPÂNU: Sistem electronic de control cu microprocesor pentru managementul energiei electrice provenite din surse regenerabile
- Mariana Luciana BULARCA: Algoritm de rețele neurale cu învățare rapidă
- Ștefan BORANESCU: Mediu de verificare pentru sistem digital integrat
- Diana FĂTU: De la PROFIL la FRONTAL: Identificarea persoanelor cu ajutorul rețelelor neurale generative.
- Florina Maria STANCIU: Estimarea poziției corporale cu rețele neurale
- Alin Constantin TĂNASĂ: Compresia și optimizarea rețelelor neurale prin metode de ternarizare.
2017
- M.Sc. CIKY Cornel: Filtru de imagine "Pictură în ulei" - implementare hardware.
- M.Sc. Dorin DRĂGUȚ: Metodologie de verificare a unui IP de procesare de imagini prin implementare pe FPGA.
- M.Sc. Bianca PALADE: Validarea unui IP hardware prin verificare funcțională - OpenVX.
- M.Sc. Georgian PENCEA: Procesul de verificare a unui IP hardware - configurarea și injectarea datelor de intrare.
- Mihai RADU: Procesare de imagini în hardware.
- KOVACS Bela Zsolt: Controler de zbor pentru dronă.
2016
- M.Sc. Adrian SIN: Metodologia UVM, verificare protocol AXI.
- M.Sc. Iulia SUCIU: Metode de detecție a troienilor hardware.
- M.Sc. Oana IOVITA: Sisteme de predicție a salturilor în microprocesoare.
- M.Sc. Bogdan BEȘTEA: Implementarea în hardware a algoritmului AES. Analiza comparativă a versiunilor AES.
- M.Sc. Dragos DINU: Sistem de urmărire de obiecte cu rețele neuronale.
- Alexandru GROSU: OpenVX - funcții aritmetice și logice asupra imaginilor, implementate în hardware.
- PETER Zsolt: Implementarea hardware a histogramei și egalizarii de histogramă, conform standardului OpenVX.
- DACZO Levente: Software pentru clasificarea cifrelor, implementare cu rețele neurale convoluționale.
- DAJKA Zsolt: Filtre 3x3 accelerate hardware.
2015
- M.Sc. Radu Alexandru ANDREIU: Optimizarea circuitelor digitale de invatare automata prin mecanisme evolutioniste.
- M.Sc. Bogdan BACRĂU: Drumtune: implementarea unui acordor de tobe.
- M.Sc. Radu ENE: Sistem biometric bazat pe iris si implementat pe Zybo.
- M.Sc. Ovidiu STRUGARU: Managementul activitatii de reparatie a echipamentelor electronice in domeniul cailor ferate pe teritoriul Romaniei.
- M.Sc. Cristian TRĂSNEA: Circuit logic configurabil de impartire cu precizie inalta.
- M.Sc. Flavius VOICA: Coprocesor grafic multicore implementat pe FPGA și integrat în sisteme embedded Linux.
- Mihai SIMESCU: Calculator știintific de buzunar modelat în LabView și implementat cu FPGA.
- Bianca PALADE: Algoritm de recunoaștere de voce realizat cu metode de procesare de imagine.
- Georgian PENCEA: Inteligență artificială implementată pe FPGA pentru un joc de logică.
- Alexis PAVEL: Implementarea filtrelor digitale în tehnologie eASIC.
2014
- M.Sc. BARTHA Lorant: Validarea modelelor HDL/RTL ale circuitelor integrate digitale prin prototip FPGA.
- M.Sc. Lucian PRIȘCU: Structuri prezente în dispozitive programabile dedicate implementării blocurilor funcționale din sistemele de comunicații.
- Emilian FRÂNCU: Vehicul controlat wireless utilizat pentru test psihomotor.
- Adrian SIN: Consola de jocuri implementată pe FPGA.
- FEIER Marinela: Detectie automată de similarități între imagini.
- Bogdan BESTEA: Algoritm de criptare implementat în hardware.
- Marius GHEORGHE: Set de tobe virtual - implementare FPGA.
- Oana IOVIȚĂ: Analiza comparativă a consumului de putere într-un sistem de procesare de imagini.
2013
- M.Sc. Nicolae Dorin NICOARĂ: Șah inteligent.
- M.Sc. Andreea MÎRZESCU: Joc de șah pe VGA.
- M.Sc. Iulian LAZĂR: Sistem stereoscopic pentru măsurarea distanțelor.
- M.Sc. Gheorghe LIE: Mediu de verificare pentru protocolul SPI în metodologie eRM.
- M.Sc. Marian CREȚU: Implementarea hardware a unui sistem multiprocesor pentru înmulțirea rapidă a două matrici.
- M.Sc. ZSIGMOND Attila: Aplicație Android pentru reprezentarea și teletransmisia stării de sănătate a unui pacient.
- M.Sc. ENI Ciprian: Implementarea în tehnologia eASIC a unui modul pentru interfațarea unei magistrale SPI și interfață paralelă dedicată.
- M.Sc. Diana STOICA: Metodologie de proiectare a unui circuit integrat de test pentru validarea unei noi tehnologii semiconductoare.
- M.Sc. MATIȘ Antal: Verificare utilizând limbajul e și metodologia UVM.
- M.Sc. Alexandru RĂDOI: Mediu de verificare reutilizabil pentru verificarea funcționala a unui arbitru de bus.
- M.Sc. Robert BRÎNARU: Mediu de verificare pentru UART.
- M.Sc. Alexandru ȘERBAN: Proiectarea unui ceas deșteptător care nu întrerupe ciclul REM al somnului.
- Cristian TRĂSNEA: Algorim de eliminare fundal și accentuare prim-plan.
- Radu Ionuț ENE: Sistem recunoaștere bazat pe iris.
- Ioan Dragoș DINU: Sistem de urmarire și recunoaștere a gesturilor.
- Flavius VOICA: Procesor Grafic.
- AL-HIARY Issa: Microcontroller PIC implementat pe FPGA.
2012
- M.Sc. Mădălina TURIAC: Mediu de verificare pentru protocolul I2C.
- Lucian PRIȘCU: Algoritmi de criptare implementați în hardware.
- Daniel VOINEA: Algoritmi video implementați în hardware.
- Andrei MUNTEANU: Algoritmi de codare implementați în hardware.
- Silviu PETRE: Comanda pentru display luminos 3D.
- Florin VÎRTEJ: Mașină autonomă.
- Daniel BENȚIA: Mașină autonomă.
2011
2010
- M.Sc. GYORGY Simon: Hardware implementation of a video system for bicubical interpolation.
- M.Sc. MIKES Attila: Hardware implementation of a high performance video system.
- Ștefan STANCIU: Software techniques and instruments for power optimization for embedded systems.
- TOLCSERES Istvan: Digital image stabilizer on FPGA.
2009
2008
- GYORGY Simon: Hardware implementation of a digital camera.
- M.Sc. BALINT Adrian: Test environment architecture for easy re-use.
- M.Sc. Liviu MANOLE: Hardware Implementation of a Game Console.
- DERSZI Gellerd: Processor Performance Improvements. A Comparison.
2007
- Cristina RĂCEALA: Non-Java Device Integration into JINI Networks.
- Sergiu GALAJU: Hardware System for Video Processing.
- Bogdan NECULA: Drivers and Monitor for an Infineon Microcontroller.
- Vlad GEORGESCU: Hardware Implementation of a Game Console.
- MIKES Attila: Packet Network Protocol Exchange - IP core.
- NEMETI Csaba: Ethernet Traffic Monitor - IP core.
- DAJKA Lorant: Running Regression in Distributed Computing Environment.
- Mihai Adrian BOTA: Data Traffic Manager.
- Claudiu Paul GRIGORUȚ: Ehternet MAC.
- Mihai Nicolae BĂRBAT: TCP/IP Parser.
2006
- M.Sc. Nicolae BOICIUC: Test Chips in eASIC technology.
- Anca-Georgiana ASTALUȘ: Hardware implementation of RIPEMD-160.
- Octavian PĂUNESCU: Analysis of Path Latencies in Multiprocessor Systems.
- Răzvan Nicolae SIMION: High Performance Digital Basic Cells for a Mixed Signal CMOS Process.
- Bogdan BURDUHOS: WxWidgets GUI for Configuring a Data Aquisition System.
- GASPAR Zoltan: Digital Sampling Oscilloscope Implemented on a Chip.
- Marian ȘERBAN: Scalable Radix-2 Montgomery Arithmetics.
- Răzvan TURIAC: Hardware/Software Solution for Memory ISP.
- BALINT Adrian: Hardware Verification Environment for Integrated Circuits - Hardware Stimulus Generators .
- Cornel DOBRIN: Hardware Verification Environment for Integrated Circuits - Software Monitoring Architecture.
- Liviu MANOLE: Hardware Verification Environment for Integrated Circuits - Standard Interfaces Controllers (SPI & UART).
- SAROȘI Zoltan Istvan: OSD - On Screen Display.
2005
2004
- M.Sc. Ionela MIRICĂ: SDRAM Controller.
- Nicolae BOICIUC: AES - Hardware implementation.
- SHEIBER Ernest: MPEG - Hardware implementation.
- Nicolae PETRIC: MPEG - Hardware implementation.
- FULOP Szabolcs: MPEG - Hardware implementation.
2003
2002
2001
- M.Sc. Mihai IONIȚĂ: RSA encoder/decoder implemented on standard cells.
- M.Sc. Traian TULBURE: EDA software for digital system design implemented on eAsic Technology.
- M.Sc. Răzvan JIPA: EDA software for post-implementation debug for eAsic technology.
- Marius TUDORANCEA: SPI controller - design and test.
- Bogdan SBARCEA: eGenPLD - PLD-like structures generator for eASIC technology.
2000
1999
- M.Sc. Tony RADUȚĂ: Digital Integrated Circuits Design using Alliance CAD System for VLSI .
- Sorin VLĂSCEANU: Digital test vectors generator implemneted with XILINX FPGA.
- CSEREI Mihai: Digital test vectors generator implemneted with XILINX FPGA.
1998
- M.Sc. Petronel BÎGIOI: Cash Unit Serial Interface.
- M.Sc. Cătălin CHIVU: VHDL Model for a I2C Bus Interface.
- M.Sc. Radu GAVRUȘ: VHDL Test-bench for a I2C Bus Interface.
- M.Sc. Cătălin POP: Applications of Lattice devices - lab works.
- M.Sc. Edit ANGELESCU: Applications of XILINX devices - lab works.
- Cristian TUTUNEA: Applications of Microprocessors - lab works.
- Mihai ZAHARESCU: Hardware implementation of an Quadrature Phase Decoder Using a FPGA Device.
1997
- M.Sc. Ciprian ALEXANDRU: Reaction Timer Unit - FPGA Implementation.
- M.Sc. GERGELY Boglarka: Multiport DRAM Controller.
- M.Sc. Cristian DUROIU: Reaction Timer Unit - FPGA Implementation.
- Alexandru DRÎMBAREAN: Hardware Implementation of an ADPCM Decoder Using Standard Cell.
- Petronel BÎGIOI: Hardware Implementation of an ADPCM Decoder Using Programmable Devices.
- Radu GĂVRUȘ: Digital VAR-meter - FPGA Implementation.
1996
1995
- Robert BUNA: Interconnecting a Z80 demonstration board with a parallel port of a PC.